Resultados 101-110 de 208

    • Design and evaluation of logic gates based on IG FinFET 

      Valdés, Andrés Mauricio Asprilla (2016) [Dissertação]
      The CMOS planar technology has been used in fabrication of integrated circuits in the last decades. However, short channel effects in the subthreshold operation region are becoming a critical restriction to the channel ...
    • Analyzing the Impact of Radiation-induced Failures in All Programmable System-on-Chip Devices 

      Tambara, Lucas Antunes (2017) [Tese]
      O recente avanço da indústria de semicondutores tem possibilitado a integração de componentes complexos e arquiteturas de sistemas dentro de um único chip de silício. Atualmente, FPGAs do estado da arte incluem, não apenas ...
    • Applications of functional composition for CMOS and emerging technologies 

      Martins, Mayler Gama Alvarenga (2015) [Tese]
      The advances in semiconductor industry over the last decades have been strongly based on continuous scaling down of dimensions in manufactured CMOS devices. The use of CMOS devices profoundly relies on AND/OR/Inverter ...
    • Funtional composition and applications 

      Martins, Mayler Gama Alvarenga (2012) [Dissertação]
      This work presents functional composition (FC) as a new paradigm for combinational logic synthesis. FC is a bottom-up approach to synthesize Boolean functions, being able to evaluate the cost of intermediate sub-functions, ...
    • A new quadratic formulation for incremental timing-driven placement 

      Fogaça, Mateus Paiva (2016) [Dissertação]
      The interconnection delay is a dominant factor for achieving timing closure in nanoCMOS circuits. During physical synthesis, placement aims to spread cells in the available area while optimizing an objective function w.r.t. ...
    • Voltage scaling interfaces for multi-voltage digital systems 

      Llanos, Roger Vicente Caputo (2015) [Dissertação]
      Multiple Voltage Digital Systems exploit the concept of voltage scaling by applying different supplies to particular regions of the chip. Each of those regions belongs to a power domain and may have two or more supply ...
    • Modelamento do single-Event effiects em circuitos de memória FDSOI 

      Bartra, Walter Enrique Calienes (2016) [Dissertação]
      Este trabalho mostra a comparação dos efeitos das falhas provocadas pelos Single-Event Effects em dispositivos 28nm FDSOI, 28nm FDSOI High-K e 32nm Bulk CMOS e células de memória 6T SRAM feitas com estes dispositivos. Para ...
    • Síntese e passivação de nanofios de óxido de zinco 

      Menezes, Eduardo Serralta Hurtado de (2017) [Dissertação]
      Neste trabalho se realiza a síntese e caracterização de nanofios de óxido de zinco. Adicionalmente se apresenta o processo de montagem de um dispositivo para medidas elétricas deste material. Estuda-se complementarmente o ...
    • Crescimento de grafeno por cvd e sua interação físico-química com hidrogênio 

      Feijó, Tais Orestes (2017) [Dissertação]
      O presente trabalho estuda a produção e modificações físico-químicas do grafeno frente a tratamentos térmicos. Em uma primeira etapa, foi investigada a síntese de grafeno pela técnica de Deposição Química a partir da fase ...
    • Cell selection to minimize power in high-performance industrial microprocessor designs 

      Reimann, Tiago Jose (2016) [Tese]
      This work addresses the gate sizing and Vt assignment problem for power, area and timing optimization in modern integrated circuits (IC). The proposed flow is applied to the Benchmark Suites of the International Symposium ...